Merge PCB updates
[SCSI2SD.git] / software / SCSI2SD / v4 / SCSI2SD.cydsn / Generated_Source / PSoC5 / SD_RX_DMA_COMPLETE.h
1 /*******************************************************************************
2 * File Name: SD_RX_DMA_COMPLETE.h
3 * Version 1.70
4 *
5 *  Description:
6 *   Provides the function definitions for the Interrupt Controller.
7 *
8 *
9 ********************************************************************************
10 * Copyright 2008-2012, Cypress Semiconductor Corporation.  All rights reserved.
11 * You may use this file only in accordance with the license, terms, conditions, 
12 * disclaimers, and limitations in the end user license agreement accompanying 
13 * the software package with which this file was provided.
14 *******************************************************************************/
15 #if !defined(CY_ISR_SD_RX_DMA_COMPLETE_H)
16 #define CY_ISR_SD_RX_DMA_COMPLETE_H
17
18
19 #include <cytypes.h>
20 #include <cyfitter.h>
21
22 /* Interrupt Controller API. */
23 void SD_RX_DMA_COMPLETE_Start(void);
24 void SD_RX_DMA_COMPLETE_StartEx(cyisraddress address);
25 void SD_RX_DMA_COMPLETE_Stop(void);
26
27 CY_ISR_PROTO(SD_RX_DMA_COMPLETE_Interrupt);
28
29 void SD_RX_DMA_COMPLETE_SetVector(cyisraddress address);
30 cyisraddress SD_RX_DMA_COMPLETE_GetVector(void);
31
32 void SD_RX_DMA_COMPLETE_SetPriority(uint8 priority);
33 uint8 SD_RX_DMA_COMPLETE_GetPriority(void);
34
35 void SD_RX_DMA_COMPLETE_Enable(void);
36 uint8 SD_RX_DMA_COMPLETE_GetState(void);
37 void SD_RX_DMA_COMPLETE_Disable(void);
38
39 void SD_RX_DMA_COMPLETE_SetPending(void);
40 void SD_RX_DMA_COMPLETE_ClearPending(void);
41
42
43 /* Interrupt Controller Constants */
44
45 /* Address of the INTC.VECT[x] register that contains the Address of the SD_RX_DMA_COMPLETE ISR. */
46 #define SD_RX_DMA_COMPLETE_INTC_VECTOR            ((reg32 *) SD_RX_DMA_COMPLETE__INTC_VECT)
47
48 /* Address of the SD_RX_DMA_COMPLETE ISR priority. */
49 #define SD_RX_DMA_COMPLETE_INTC_PRIOR             ((reg8 *) SD_RX_DMA_COMPLETE__INTC_PRIOR_REG)
50
51 /* Priority of the SD_RX_DMA_COMPLETE interrupt. */
52 #define SD_RX_DMA_COMPLETE_INTC_PRIOR_NUMBER      SD_RX_DMA_COMPLETE__INTC_PRIOR_NUM
53
54 /* Address of the INTC.SET_EN[x] byte to bit enable SD_RX_DMA_COMPLETE interrupt. */
55 #define SD_RX_DMA_COMPLETE_INTC_SET_EN            ((reg32 *) SD_RX_DMA_COMPLETE__INTC_SET_EN_REG)
56
57 /* Address of the INTC.CLR_EN[x] register to bit clear the SD_RX_DMA_COMPLETE interrupt. */
58 #define SD_RX_DMA_COMPLETE_INTC_CLR_EN            ((reg32 *) SD_RX_DMA_COMPLETE__INTC_CLR_EN_REG)
59
60 /* Address of the INTC.SET_PD[x] register to set the SD_RX_DMA_COMPLETE interrupt state to pending. */
61 #define SD_RX_DMA_COMPLETE_INTC_SET_PD            ((reg32 *) SD_RX_DMA_COMPLETE__INTC_SET_PD_REG)
62
63 /* Address of the INTC.CLR_PD[x] register to clear the SD_RX_DMA_COMPLETE interrupt. */
64 #define SD_RX_DMA_COMPLETE_INTC_CLR_PD            ((reg32 *) SD_RX_DMA_COMPLETE__INTC_CLR_PD_REG)
65
66
67 #endif /* CY_ISR_SD_RX_DMA_COMPLETE_H */
68
69
70 /* [] END OF FILE */