Added support for v4.2 boards
[SCSI2SD.git] / software / SCSI2SD / v4 / SCSI2SD.cydsn / Generated_Source / PSoC5 / timer_clock.h
1 /*******************************************************************************
2 * File Name: timer_clock.h
3 * Version 2.10
4 *
5 *  Description:
6 *   Provides the function and constant definitions for the clock component.
7 *
8 *  Note:
9 *
10 ********************************************************************************
11 * Copyright 2008-2012, Cypress Semiconductor Corporation.  All rights reserved.
12 * You may use this file only in accordance with the license, terms, conditions, 
13 * disclaimers, and limitations in the end user license agreement accompanying 
14 * the software package with which this file was provided.
15 *******************************************************************************/
16
17 #if !defined(CY_CLOCK_timer_clock_H)
18 #define CY_CLOCK_timer_clock_H
19
20 #include <cytypes.h>
21 #include <cyfitter.h>
22
23
24 /***************************************
25 * Conditional Compilation Parameters
26 ***************************************/
27
28 /* Check to see if required defines such as CY_PSOC5LP are available */
29 /* They are defined starting with cy_boot v3.0 */
30 #if !defined (CY_PSOC5LP)
31     #error Component cy_clock_v2_10 requires cy_boot v3.0 or later
32 #endif /* (CY_PSOC5LP) */
33
34
35 /***************************************
36 *        Function Prototypes
37 ***************************************/
38
39 void timer_clock_Start(void) ;
40 void timer_clock_Stop(void) ;
41
42 #if(CY_PSOC3 || CY_PSOC5LP)
43 void timer_clock_StopBlock(void) ;
44 #endif /* (CY_PSOC3 || CY_PSOC5LP) */
45
46 void timer_clock_StandbyPower(uint8 state) ;
47 void timer_clock_SetDividerRegister(uint16 clkDivider, uint8 restart) 
48                                 ;
49 uint16 timer_clock_GetDividerRegister(void) ;
50 void timer_clock_SetModeRegister(uint8 modeBitMask) ;
51 void timer_clock_ClearModeRegister(uint8 modeBitMask) ;
52 uint8 timer_clock_GetModeRegister(void) ;
53 void timer_clock_SetSourceRegister(uint8 clkSource) ;
54 uint8 timer_clock_GetSourceRegister(void) ;
55 #if defined(timer_clock__CFG3)
56 void timer_clock_SetPhaseRegister(uint8 clkPhase) ;
57 uint8 timer_clock_GetPhaseRegister(void) ;
58 #endif /* defined(timer_clock__CFG3) */
59
60 #define timer_clock_Enable()                       timer_clock_Start()
61 #define timer_clock_Disable()                      timer_clock_Stop()
62 #define timer_clock_SetDivider(clkDivider)         timer_clock_SetDividerRegister(clkDivider, 1u)
63 #define timer_clock_SetDividerValue(clkDivider)    timer_clock_SetDividerRegister((clkDivider) - 1u, 1u)
64 #define timer_clock_SetMode(clkMode)               timer_clock_SetModeRegister(clkMode)
65 #define timer_clock_SetSource(clkSource)           timer_clock_SetSourceRegister(clkSource)
66 #if defined(timer_clock__CFG3)
67 #define timer_clock_SetPhase(clkPhase)             timer_clock_SetPhaseRegister(clkPhase)
68 #define timer_clock_SetPhaseValue(clkPhase)        timer_clock_SetPhaseRegister((clkPhase) + 1u)
69 #endif /* defined(timer_clock__CFG3) */
70
71
72 /***************************************
73 *             Registers
74 ***************************************/
75
76 /* Register to enable or disable the clock */
77 #define timer_clock_CLKEN              (* (reg8 *) timer_clock__PM_ACT_CFG)
78 #define timer_clock_CLKEN_PTR          ((reg8 *) timer_clock__PM_ACT_CFG)
79
80 /* Register to enable or disable the clock */
81 #define timer_clock_CLKSTBY            (* (reg8 *) timer_clock__PM_STBY_CFG)
82 #define timer_clock_CLKSTBY_PTR        ((reg8 *) timer_clock__PM_STBY_CFG)
83
84 /* Clock LSB divider configuration register. */
85 #define timer_clock_DIV_LSB            (* (reg8 *) timer_clock__CFG0)
86 #define timer_clock_DIV_LSB_PTR        ((reg8 *) timer_clock__CFG0)
87 #define timer_clock_DIV_PTR            ((reg16 *) timer_clock__CFG0)
88
89 /* Clock MSB divider configuration register. */
90 #define timer_clock_DIV_MSB            (* (reg8 *) timer_clock__CFG1)
91 #define timer_clock_DIV_MSB_PTR        ((reg8 *) timer_clock__CFG1)
92
93 /* Mode and source configuration register */
94 #define timer_clock_MOD_SRC            (* (reg8 *) timer_clock__CFG2)
95 #define timer_clock_MOD_SRC_PTR        ((reg8 *) timer_clock__CFG2)
96
97 #if defined(timer_clock__CFG3)
98 /* Analog clock phase configuration register */
99 #define timer_clock_PHASE              (* (reg8 *) timer_clock__CFG3)
100 #define timer_clock_PHASE_PTR          ((reg8 *) timer_clock__CFG3)
101 #endif /* defined(timer_clock__CFG3) */
102
103
104 /**************************************
105 *       Register Constants
106 **************************************/
107
108 /* Power manager register masks */
109 #define timer_clock_CLKEN_MASK         timer_clock__PM_ACT_MSK
110 #define timer_clock_CLKSTBY_MASK       timer_clock__PM_STBY_MSK
111
112 /* CFG2 field masks */
113 #define timer_clock_SRC_SEL_MSK        timer_clock__CFG2_SRC_SEL_MASK
114 #define timer_clock_MODE_MASK          (~(timer_clock_SRC_SEL_MSK))
115
116 #if defined(timer_clock__CFG3)
117 /* CFG3 phase mask */
118 #define timer_clock_PHASE_MASK         timer_clock__CFG3_PHASE_DLY_MASK
119 #endif /* defined(timer_clock__CFG3) */
120
121 #endif /* CY_CLOCK_timer_clock_H */
122
123
124 /* [] END OF FILE */